入力点数 | 64bit (8bit×8ポート,22KΩプルアップ抵抗付) |
使用素子 | Z80-PIO ×4 |
割り込み | 可。 ルック・ア・ヘッド方式 (デイジーチェーンの伝達遅れをハードウェア処理にて最小化) |
割り込み優先順位 | CPUボード → PIO1→ PIO2→ PIO3→ PIO4 |
電源 | +5V±5% |
基板寸法 | 130×115o |
取付穴寸法 | 120×105o (4-φ3.5) |
I/Oアドレスはディップスイッチにより、16 バイト単位で任意の位置に配置できます。
A7 | A6 | A5 | A4 | A3 | A2 | A1 | A0 | Hex | ||||
PIO 1 | ポートA | データ コントロール |
S4 | S3 | S2 | S1 | 0 0 |
0 0 |
0 0 |
0 1 |
X0 H X1 H | |
ポートB | データ コントロール |
0 0 |
0 0 |
1 1 |
0 1 |
X2 H X3 H | ||||||
PIO 2 | ポートA | データ コントロール |
0 0 |
1 1 |
0 0 |
0 1 |
X4 H X5 H | |||||
ポートB | データ コントロール |
0 0 |
1 1 |
1 1 |
0 1 |
X6 H X7 H | ||||||
PIO 3 | ポートA | データ コントロール |
1 1 |
0 0 |
0 0 |
0 1 |
X8 H X9 H | |||||
ポートB | データ コントロール |
1 1 |
0 0 |
1 1 |
0 1 |
XA H XB H | ||||||
PIO 4 | ポートA | データ コントロール |
1 1 |
1 1 |
0 0 |
0 1 |
XC H XD H | |||||
ポートB | データ コントロール |
1 1 |
1 1 |
1 1 |
0 1 |
XE H XF H |
S1 〜 S4 には、ディップスイッチがOFFの時は ”0”,ONの時は ”1” が入ります。
CN1・CN2・CN3 | ||
基板側 | ピンヘッダ | PS-50PE-D4T1-PN1 |
ケーブル側 | ソケット ストレインリリーフ |
PS-50SM-D4P1-1D PS-SR50M |
上記コネクタ形式は日本航空電子工業(株)製ですが、MIL-C-83503規格のソケットなら他社製でも使用可能です。
CN1・CN2・CN3 のケーブル側コネクタは付属しません。
CN2 (PIO 3・4 入出力信号)
|
|
CN3 (PIO 1・2 入出力信号)
|
CN2,CN3 は 22KΩでプルアップしてあります。
CN1はバス信号で、MYK80シリーズ各CPUボードのバスコネクタに対応しています。
(ただし、C112SA,CA64SA,16KBC6,16PBC6 を除く。)